竞赛抢答器4路抢答器verilog,仿真视频、代码、AX301开发板

名称:数字式竞赛抢答器设计4路抢答器verilog

软件:Quartus

语言:Verilog

代码功能:

数字式竞赛抢答器设计

设计一个可容纳四组参赛者同时抢答的数字抢答器。

要求:

(1)能判断第一抢答者并报警指示抢答成功,其他组抢答均无效;

(2)设计倒计时时钟,若提前抢答则对相应的抢答组发出警报。

本代码已在AX301开发板验证,开发板资料:

AX301开发手册.pdf

FPGA代码资源下载网:hdlcode.com

代码下载:

数字式竞赛抢答器设计4路抢答器verilog_Verilog/VHDL资源下载名称:数字式竞赛抢答器设计4路抢答器verilog(代码在文末付费下载)软件:Quartus语言:Verilog代码功能:数字式竞赛抢答器设计设计一个可容纳四组参赛者同时抢答的数字抢答器。要求:(1)能判断第一抢答者并报警指示抢答成功,其他组抢答均无效;(2)设计倒计时时钟,若提前抢答则对相应的抢答组发出警报本代码已在AX301开发板验证,开发板资料:AX301开发手册.pdf演示视频:部分代码展icon-default.png?t=N7T8http://www.hdlcode.com/index.php?m=home&c=View&a=index&aid=190部分代码展示

//数字式竞赛抢答器设计
//设计一个可容纳四组参赛者同时抢答的数字抢答器。
//要求:(1)能判断第一抢答者并报警指示抢答成功,其他组抢答均无效;
//(2)设计倒计时时钟,若提前抢答则对相应的抢答组发出警报
module qiangdaqi (
input clk,//50MHz
input reset_n,//复位
input key_1,//抢答键
input key_2,//抢答键
input key_3,//抢答键
//input key_4,//抢答键
output alarm_LED,//高电平亮,提前抢答指示灯
output beep,//蜂鸣器,低电平响
output [5:0] bit_select,//数码管位选
output [7:0] seg_select//数码管段选
);
wire [3:0] number;//抢答编号
wire [3:0] time_downcnt;//倒计时
//控制模块
control i_control (
. clk(clk),//50MHz
. reset_n(reset_n),//复位
. key_1(key_1),//抢答键
. key_2(key_2),//抢答键
. key_3(key_3),//抢答键
. key_4(1'b1),//抢答键
. alarm_LED(alarm_LED),//高电平亮,提前抢答指示灯
. beep(beep),//蜂鸣器,低电平响
. number(number),//抢答编号
. time_downcnt(time_downcnt)//倒计时
);
//数码管显示模块
display i_display(
. clk(clk),
. number(number),//抢答编号
. time_downcnt(time_downcnt),//倒计时
. bit_select(bit_select),//数码管位选
. seg_select(seg_select)//数码管段选
);
endmodule

设计文档:

设计文档.doc

1. 工程文件

2. 程序文件

3. 程序编译

4. RTL图

5. 管脚分配

6. Testbench

7. 仿真图

整体仿真

控制模块

显示模块

版权声明:本文为博主作者:FPGA代码库原创文章,版权归属原作者,如果侵权,请联系我们删除!

原文链接:https://blog.csdn.net/diaojiangxue/article/details/133780747

共计人评分,平均

到目前为止还没有投票!成为第一位评论此文章。

(0)
青葱年少的头像青葱年少普通用户
上一篇 2024年1月11日
下一篇 2024年1月11日

相关推荐